- [技术支持]晶振输出逻辑对频率有什么影响,又怎样尽可能降低抖动?2021年01月22日 15:45
晶振输出逻辑对频率有什么影响,又怎样尽可能降低抖动?
输出逻辑是Oscillator所特有的属性,其表示晶振频率信号输出之后会以什么样的波形呈现;输出逻辑通常有两种模式,一种是单端输出一种是差分输出,其中输出包含正弦输出和削顶正弦输出以及方波输出,而差分输出的话一般就是差分晶振所用,但是目前已经出现一些在SPXO有源晶振也会挂载;那么晶振的输出逻辑对频率有什么影响呢,使用什么样的输出方式可尽可能的降低抖动呢?
- 阅读(317)
相关搜索
热点聚焦
- 1TG-3541CE 32.7680KXA3爱普生十脚温补晶振1.5-5.5V车规-40+105
- 2台湾希华XTL571300-U11-279晶振的科技价值3225 12M 12PF
- 31ZCM08000KK0B车规陶瓷晶振DSX320G两脚3225 8M汽车的精密心脏
- 4KDS晶振1XXB24000MHA DSB221SDN 24M现代电子的核心引擎
- 5ECS-2520MV-480-CN-TR 48M XO HCMOS物联网发展重要元器件
- 6XAT01431AFK1H-OV是台湾加高HELE晶体谐振器
- 7晶振的技术论丹麦格耶KX-38晶振的商业价值
- 8方寸之间见匠心论Geyer KX-12A晶振的技术价值
- 9ECS-400-10-37-CKM-TR美国ECS晶振2016 40MHZ 10PF
- 107DD02600A0HU压控温补晶振DSA321SDN 26M VC-TCXO车载专用